当前位置: 首页 » 资讯 » 科技头条 » 正文

SK海力士正研发高带宽存储:16层DRAM和NAND芯片层层堆叠,为手机AI性能加buff

IP属地 中国·北京 编辑:郑佳 IT之家 时间:2025-11-10 22:05:15

IT之家 11 月 10 日消息,据韩国“电子新闻”今日报道,高带宽内存(HBM)的发展,正在推动存储大厂 SK 海力士攻克新的性能瓶颈 —— 研发高带宽存储(HBS)。这项新技术有望让未来的智能手机和平板电脑具备更强大的 AI 算力。

SK 海力士计划采用一种名为垂直导线扇出(VFO)的封装工艺,将最多 16 层 DRAM 与 NAND 芯片垂直堆叠,从而显著提升数据处理速度。

IT之家从报道中获悉,VFO 封装是 HBS 能否成功的关键。SK 海力士早在 2023 年就首次展示这项技术,之后随着生成式 AI 普及,HBS 正逐渐进入智能手机和平板电脑。

直线连接堆叠的 DRAM 和 NAND 芯片,VFO 取代了传统的弯曲导线连接方式,既缩短了布线距离,又减少信号损耗与延迟,并能支持更多 I/O 通道,使整体数据处理性能大幅提升。

未来 HBS 将与手机芯片组一起封装,再安装到设备主板上。外界普遍认为,骁龙 8 至尊版 Gen 6 Pro 具备同时兼容 LPDDR6 与 UFS 5.0 的能力,因此被视为 HBS 的潜在首发平台。

与 HBM 相比,HBS 无需采用硅通孔(TSV)工艺,意味着芯片制造不必穿孔,成本更低、良率更高。对于希望在设备中采用这种新型存储方案的厂商而言,这无疑是一大利好。

据悉,苹果正计划在未来的设备中使用 HBM 和 TSV,让 iPhone 能够在本地运行更复杂的 AI 模型,因此苹果开始研究 HBS 也在情理之中。

标签: 海力士 性能 手机 层层 芯片 韩国 导线 外界 高带宽 距离 信号 电脑 平板 数据处理 苹果 方案 厂商 成本 电子 智能手机 新闻 工艺 计划 穿孔 方式 骁龙 传统 主板 损耗 整体 布线

免责声明:本网信息来自于互联网,目的在于传递更多信息,并不代表本网赞同其观点。其内容真实性、完整性不作任何保证或承诺。如若本网有任何内容侵犯您的权益,请及时联系我们,本站将会在24小时内处理完毕。